Устройства передачи данных с переменной скоростью для систем управления тема диссертации и автореферата по ВАК РФ 05.13.05, кандидат технических наук Карпенко, Леонид Владимирович

  • Карпенко, Леонид Владимирович
  • кандидат технических науккандидат технических наук
  • 2007, Москва
  • Специальность ВАК РФ05.13.05
  • Количество страниц 140
Карпенко, Леонид Владимирович. Устройства передачи данных с переменной скоростью для систем управления: дис. кандидат технических наук: 05.13.05 - Элементы и устройства вычислительной техники и систем управления. Москва. 2007. 140 с.

Оглавление диссертации кандидат технических наук Карпенко, Леонид Владимирович

ВВЕДЕНИЕ.

ГЛАВА 1. ПОСТРОЕНИЕ МОДУЛЕЙ СИСТЕМ ПЕРЕДАЧИ ДАННЫХ С ПЕРЕМЕННОЙ СКОРОСТЬЮ.

1.1. Обзор функций систем передачи данных для систем управления.

1.2. Основные элементы модулей систем передачи.

1.3. Внутренняя транспортная подсистема модуля системы передачи.

1.4. Использование асинхронных систем передачи для систем управления.

1.5. Методика построения модуля системы передачи на базе программируемой логической интегральной схемы.

ГЛАВА 2. ОСНОВЫ ПОСТРОЕНИЯ СИСТЕМ ФАЗОВОЙ АВТОПОДСТРОЙКИ ЧАСТОТЫ.

2.1. Основные соотношения. Принцип работы.

2.2. Метод фазовой плоскости для определения полосы захвата ФАПЧ.

2.3. Анализ и определение основных характеристик ФАПЧ для систем передачи данных с переменной скоростью.

ГЛАВА 3. ПОСТРОЕНИЕ ПРЕОБРАЗОВАТЕЛЕЙ ЧАСТОТЫ ДЛЯ МОДУЛЕЙ СИСТЕМ ПЕРЕДАЧИ.

3.1. Выбор типа генераторов и преобразователей частоты для модулей цифровых систем передачи.

3.2. Элементы цифровых преобразователей частоты.

3.3. Методика проектирования преобразователей частоты на программируемой логической интегральной схеме.:.

3.4. Упрощенные преобразователи частоты для не критичных приложений.

ГЛАВА 4. РЕАЛИЗАЦИЯ И ТЕСТИРОВАНИЕ МОДУЛЯ СИСТЕМЫ ПЕРЕДАЧИ .„

4.1. Задание основных параметров.

4.2. Выбор архитектуры и элементной базы.

4.3. Реализация.

4.4. Разработка кода программируемой логической интегральной схемы.

Рекомендованный список диссертаций по специальности «Элементы и устройства вычислительной техники и систем управления», 05.13.05 шифр ВАК

Введение диссертации (часть автореферата) на тему «Устройства передачи данных с переменной скоростью для систем управления»

В диссертации рассматриваются устройства передачи данных, используемые для организации систем управления (СУ) магистральными нефте-, газопроводами, железными дорогами и т.п. Будем называть рассматриваемые СУ распределенными или технологическими. Как правило, технологические СУ не требуют больших скоростей передачи данных, обеспечиваемых оптическими и радио системами передачи данных (СПД). Вдоль рассматриваемых объектов, обычно уже проложены медные кабели связи. Поэтому СПД, использующие для передачи данных кабели, являются наиболее экономически привлекательными для рассматриваемых применений.

Описанные в диссертации модули систем передачи данных с переменной скоростью (СПДПС) предназначены для передачи цифровых потоков данных El [1], Nx64 [2], [3] и Ethernet [4] по физическим кабельным линиям на расстояния от 3 до 40 км при линейной скорости от 208 до 4624 кбит/с. Рассматриваются синхронные системы с одинаковыми скоростями передачи данных в направлениях приема и передачи. Эти СПД относятся к классу плезиохронной цифровой иерархии (ПЦИ) по классификации международного союза электросвязи (МСЭ-Т, англ. ITU-T).

Диссертация состоит из 4-х глав. В первой главе приводится обзор, рассматривается подсистема синхронизации и коммутации модулей СПДПС. Предлагается собственная методика построения этих модулей. Во второй главе рассматриваются теоретические аспекты работы преобразователей частоты (ПрЧ), которые являются системами фазовой автоподстройки частоты (ФАПЧ). Данные ПрЧ используются в модулях СПД для точного преобразования частот работы различных интерфейсов [5], а также для подавления фазовых искажений сигналов синхронизации [6]. Последней функции ПрЧ уделяется особое внимание, так как от нее зависит стабильность работы протяженной цепочки из нескольких модулей СПД. Во второй главе выводятся формулы для расчетов и предлагаются теоретические рекомендации по проектированию рассматриваемых ПрЧ. В третьей главе, которая является центральной частью диссертации, предлагается методика построения ПрЧ с использованием программируемых логических интегральных схем (ПЛИС). Описание реализации модуля СПДПС на базе разработанных методик приводится в заключительной, четвертой главе. Также приводятся результаты тестирования реализованного модуля.

Термин СПДПС в диссертации трактуется двояко: во-первых, рассматриваемые модули имеют возможность адаптивного изменения линейной скорости передачи, а, во-вторых, скорость обмена с каждой интерфейсной микросхемой также может настраиваться для обеспечения максимальной совместимости.

Данные, приведенные в диссертации, получены и проверены автором в процессе разработки СПДПС Megatrans-4 и Orion-2 производства НТЦ Натеке. Использование этих данных может существенно повысить качество и ускорить разработку новых модулей СУ, в которых требуется использование многоканальной коммутации данных с временным разделением каналов, полностью цифровых ПрЧ на основе ФАПЧ с возможностью быстрого изменения параметров, а также цифровых синтезаторов частот.

Актуальность исследования

Большинство используемых кабельных СПД для СУ было разработано более двадцати лет назад. В настоящее время срок их эксплуатации заканчивается. Кроме того, эти СПД, использующие аналоговые технологии передачи, морально устарели - за последние годы были разработаны новые цифровые технологии, позволяющие упростить эксплуатацию СУ и повысить качество передачи данных.

Сегодня для замены этих систем, в основном, предлагаются модернизированные СПД устаревшего, аналогового типа. Такие системы рассчитаны на передачу данных на единственно определенной скорости. Это затрудняет их использование на кабельных участках увеличенной протяженности или на кабелях с плохими характеристиками. При использовании таких кабелей соотношение сигнал / шум на входе приемника становится меньше допустимого. Это приводит к превышению максимально допустимого уровня ошибок в линии. На высоких частотах наблюдается наибольшие затухания в кабеле. Поэтому при ограниченной мощности передатчика для увеличения соотношения сигнал / шум следует уменьшить полосу передаваемого сигнала, убрав из нее наиболее высокочастотную часть. Для такого уменьшения полосы необходимо снизить скорость передачи данных. С появлением цифровых технологий передачи адаптивное изменение скорости в соответствии с параметрами используемого кабеля, обеспечивается штатными функциями микросхем приемопередатчиков.

В настоящее время также предлагаются СПД, использующие микросхемы цифровой абонентской линии (англ. digital subscriber line, xDSL). Эти интегральные микросхемы (ИС) используют современные цифровые технологии передачи. Их использование делает возможным построение СПДПС, передающих данные со скоростями от 208 до 4624 кбит/с. К сожалению, микросхемы xDSL разрабатываются только зарубежными компаниями для организации небольших СПД, содержащих не более восьми регенераторов. При использовании этих ИС в системах, состоящих из десятков регенераторов, возникают проблемы. Основными из них являются генерация и усиление фазовых искажений сигналов синхронизации в каждом модуле СПД. Большие фазовые искажения синхросигналов, в свою очередь, приводят к ошибкам передачи данных, а в худшем случае - к продолжительным перерывам связи, что является неприемлемым для СУ. Подавление фазовых искажений может выполняться блоками ПрЧ, которые используются в модулях СПД для преобразования частот работы различных интерфейсов. Задача выбора и построения ПрЧ на основе ФАПЧ является одной из самых сложных для разработчика СПД. Хотя существует большое количество теоретической литературы по ФАПЧ, отсутствуют практические методики по проектированию подобных преобразователей.

В диссертации особое внимание уделяется построению блоков ПрЧ. Предлагается методика расчета цифровых ПрЧ для рассматриваемого класса устройств.

В интерфейсных и xDSL микросхемах не реализовано значительное количество функций, необходимых для модулей СПДПС. Кроме того, многим заказчикам требуется введение в СПДПС специфических функций. Поэтому первостепенное значение приобретает требования к гибкости построения модулей СПД и возможности быстрого изменения их характеристик. Приведенные требования обуславливают необходимость создания методики проектирования модулей СПД для СУ, содержащей проверенные универсальные решения ряда задач, возникающих при разработке.

В диссертации предлагается методика построения модулей СПД для СУ. Она предназначена для разработки устройств, имеющих несколько разнородных сетевых интерфейсов, работающих на разных скоростях передачи данных. Методика предполагает использование ПЛИС в качестве центрального элемента модуля СПД. Предлагаются архитектура типового устройства и основные унифицированные блоки ПЛИС, необходимые для передачи (коммутации) данных. Применение методики удобно в силу модульности предлагаемых решений и возможности адаптации проекта под новые интерфейсные ИС. Методика успешно применяется при разработке серийных СПДПС для СУ.

Цели и задачи исследования

Целью диссертации являются разработка методики построения модулей СПДПС и создание методики проектирования цифровых ПрЧ для этих модулей.

Для достижения поставленных целей последовательно решаются следующие задачи:

• Определение основных параметров модуля СПДПС.

• Классификация и анализ существующих подходов к построению СПДПС.

• Изучение принципов передачи синхросигналов в СПД класса ПЦИ.

• Разработка методики построения модуля СПДПС.

• Определение основных параметров ПрЧ для модуля СПДПС.

• Анализ теоретических данных по системам ФАПЧ, составляющим их блокам, выбор и адаптация необходимых алгоритмов расчета.

• Реализация на ПЛИС нескольких элементов цифровых ПрЧ: управляемых генераторов, фильтров и фазовых детекторов. Выбор наиболее эффективной реализации ПрЧ.

• Разработка алгоритма выбора типа преобразователей и синтезаторов частоты.

• Разработка методики проектирования ПрЧ на ПЛИС для модулей СПДПС.

• Реализация модулей СПДПС на основе разработанных методик.

• Тестирование реализованных модулей СПДПС.

Объект исследования

В диссертации рассматриваются вопросы построения оборудования класса ПЦИ, разработанного для работы в составе технологических СУ. При разработке элементов и устройств такого оборудования значительную сложность представляет построение систем синхронизации и коммутации данных.

В диссертации исследуются системы синхронизации и коммутации данных на базе микросхем ПЛИС, а также общие вопросы построения модулей СПДПС.

Предмет исследования

В диссертации исследуется вопрос использования микросхем ПЛИС в качестве центрального элемента модулей СПДПС. Рассматриваются вопросы построения подсистемы коммутации данных (далее транспортной подсистемы) модулей СПДПС на ПЛИС. Также рассматриваются вопросы построения преобразователей и синтезаторов частоты на ПЛИС.

Методологическая и теоретическая основа исследований

Методологическую и теоретическую основу исследования составили научные труды отечественных и зарубежных авторов в области электроники, связи, автоматики и информатики.

В процессе анализа выпускаемых СПД для СУ использовались учебные курсы «Интерфейсы» и «Телекоммуникационные системы», а также теория построения синхронных и плезиохронных цифровых систем передачи данных.

При разработке авторской методики построения модулей СПДПС использовались методы схемотехнического проектирования микроэлектронных устройств. Применялись современные технологии проектирования ПЛИС.

Использовался язык описания аппаратуры Verilog HDL и аппаратно-независимый маршрут проектирования ПЛИС. Автор также использовал многочисленные рекомендации крупнейших производителей коммуникационных компонентов: Conexant, Infineon, Altera, Maxim-Dallas и Mindspeed и др.

В процессе проектирования цифрового преобразователя частоты (ПрЧ) использовалась теория ФАПЧ и метод фазовой плоскости. Также использовалась теория автоматического управления и методы цифровой обработки сигналов.

Для предварительного анализа работы логических схем, реализованных на ПЛИС, применялись методы функционально-логического моделирования.

Для оценки параметров подсистемы тактовой сетевой синхронизации (ТСС) разработанной СПД применялись методы и программы испытаний, изложенные в рекомендациях международных организаций, занимающихся вопросами стандартизации: ITU-T, ETSI и IEEE.

Информационная база исследования

В числе информационных источников диссертации были использованы:

• Литература по системам ФАПЧ, преимущественно относящаяся к области радиоприемных устройств [7], [8] и др.

• Тематические статьи, размещенные на сайтах производителей ПЛИС: wavw.altera.com, www.xilinx.com,www.latticesemi.com, документация к используемым программам синтеза и моделирования (САПР), а также книги [9], [10] и др.

• Книги [11], [12], [13] по цифровой фильтрации, обработке сигналов и автоматическому управлению.

• Книги, описывающие построение цифровых систем передачи данных, систем синхронизации, управления и удаленного мониторинга [4], [14], [15], [16] и др.

• Online ресурсы: www.protocols.ru и www.vsi.ru (сетевые протоколы), www.opencores.com,www.hunteng.co.uk (открытые разработки), www.geocities.com/CapeCanaveral/56n/(системы ФАПЧ) и др.

• Многочисленные статьи печатных и online журналов: «Chip News», «ЕЕ Times», «Электронные компоненты», «Живая электроника России», «Вестник связи» и др.

• Результаты испытаний различных систем передачи и обработки данных производства ЗАО «НТЦ Натеке», ФГУП «ЛОНИИС», Sagem Group, Siemens и Schmid Telecom.

Научная новизна исследования

• Разработана и апробирована методика проектирования цифровых преобразователей частоты на ПЛИС. Она позволяет по заданным параметрам проектировать ПрЧ для различных модулей СУ. При помощи разработанной методики возможно проектирование ПрЧ с малыми частотами среза и переключаемыми диапазонами подстройки. За последние годы было опубликовано несколько описаний цифровых ФАПЧ. Однако ни одна из них не может быть использована в качестве перестраиваемого ПрЧ в системах передачи данных.

• Предложена схема для предварительного определения АЧХ цифровых преобразователей частоты на этапе моделирования их работы. Она позволяет рассчитывать АЧХ цифровых ПрЧ, реализованных в ПЛИС, на этапе моделирования работы схемы. Рассчитанная АЧХ хорошо согласуется с экспериментальными данными и позволяет предварительно оценить характеристики разработанного ПрЧ. Ранее определение АЧХ ПрЧ было возможно только путем экспериментального исследования, для которого требовалось наличие сложного стенда, что было связанно с большими финансовыми и временными затратами.

• Разработана и обоснована методика построения модулей СПДПС с несколькими разнородными сетевыми интерфейсами. Известны открытые архитектуры построения модулей СПД с одинаковыми сетевыми интерфейсами, работающими на одной скорости. При этом задача построения модулей с интерфейсами разных типов не стандартизована, а открытые методики и архитектуры отсутствуют. Автором предлагается гибкая методика построения модулей СПДПС с сетевыми интерфейсами разных типов, работающими на разных скоростях.

Практаческая значимость диссертации

В диссертации приводятся практические рекомендации для построения модулей СПДПС класса ПЦИ. При использовании этих рекомендаций задача разработки новых модулей может быть решена в значительно более сжатые сроки, а полученные СПД с большой вероятностью будут качественными и расширяемыми.

Приведенные в диссертации данные были использованы автором в процессе разработки и тестирования семейства СПДПС Megatrans 4 производства «НТЦ Натеке». Были спроектированы 3 базовых устройства - модуль сетевого окончания и 2 линейных регенератора. Все модули успешно прошли сертификационные испытания, налажено серийное производство. Суммарный объем выпущенных изделий к концу 2006 года составил 1000 штук. Произведенные системы успешно эксплуатируются как в составе небольших СУ, так и на объектах Российских железных дорог, ОАО «Транснефть» и др. Имеются 3 акта о внедрении, сертификат соответствия и протоколы сертификационных испытаний.

Пользуясь методиками, приведенными в диссертации, можно провести анализ уже разработанных систем, повысить качество их работы и устранить функциональные дефекты подсистемы синхронизации.

Рассмотренные в диссертации блоки ПрЧ могут найти применение при проектировании следующих элементов СУ:

• Контроллеров телемеханики.

• Конвертеров интерфейсов.

• Систем передачи синхронных потоков через Ethernet/IP сети.

• Систем кросс-коммутации синхронных потоков.

• Систем служебной связи.

• Гибких мультиплексоров.

• Систем восстановления качества синхросигнала.

Апробация результатов диссертации

Основные идеи, вошедшие в методику построения СПДПС, были приведены в статье [17]. Они были также доложены и опубликованы в трудах конференций [5], [18]. В статьях [17] и [19], опубликованных в журналах «Chip News» и «Электросвязь», была приведена методика расчета цифрового ПрЧ. В статье [20] журнала «Вестник связи» были изложены требования по качеству сигналов синхронизации к оборудованию класса синхронной цифровой иерархии (СЦИ, в основном [21], оптоволоконные системы) и пути достижения этого качества с использованием оборудования класса ПЦИ. Сбор материалов и откликов на эту статью помог автору в определении необходимых параметров разрабатываемых блоков ПрЧ. В докладе [22] были сформулированы используемые автором методы измерения фазовых искажений сигналов синхронизации.

Похожие диссертационные работы по специальности «Элементы и устройства вычислительной техники и систем управления», 05.13.05 шифр ВАК

Заключение диссертации по теме «Элементы и устройства вычислительной техники и систем управления», Карпенко, Леонид Владимирович

Выводы

• Сформулирована задача разработки нового модуля LTU (модуля линейного окончания СПДПС). По методике (п. 1.5) разработан модуль LTU. Приведена его структурная схема, детально описана реализация центрального коммутатора на ПЛИС.

• Приведены параметры блока ПрЧ, синтезированного для модуля LTU с использованием методики (п.3.3). Вычисленные и измеренные в лаборатории характеристики ПрЧ согласуются в пределах 10%-ной погрешности.

• Предложена схема для предварительного определения АЧХ преобразователя частоты на этапе математического моделирования работы ПЛИС. Эта методика использует испытательную схему моделирования, разработанную по портотипу экспериментальной лабораторной установки. Результаты лабораторных измерений и математического моделирования согласуются в пределах допустимой 5%-й погрешности.

Заключение

В диссертации рассматривается схемотехника модулей систем передачи данных с переменной скоростью, используемых в системах управления.

Разработана методика построения модулей СПДПС класса ПЦИ с несколькими разнородными сетевыми интерфейсами. Данная методика включает в себя новую архитектуру модуля, разработанную автором путем синтеза стандартных архитектур. В методике предлагается использование микросхемы ПЛИС в качестве центрального коммутатора данных. Предлагаются типовые реализации основных блоков ПЛИС, к которой подключаются все интерфейсные микросхемы, а также микроконтроллер. Для каждой интерфейсной микросхемы в ПЛИС создается, так называемый, «аппаратный контроллер», который подключается к внутренней общей шине.

Использование предлагаемой методики позволяет в несколько раз уменьшить время разработки новых модулей СПДПС и быстро расширять функциональность уже разработанных изделий, что, в свою очередь, необходимо в силу сжатых сроков разработки и наличия большого числа специфических требований различных заказчиков.

Детально рассмотрен наиболее сложный блок ПЛИС модуля СПДПС -цифровой преобразователь частоты (система ФАПЧ). Проведены расчеты характеристик данного ПрЧ. Разработано несколько реализаций его компонентов: фильтров и управляемых генераторов. Выбраны лучшие реализации. Для ПЛИС Altera Cyclone ЕР1СЗТ144С8 синтезирован ПрЧ, работающий на частоте 180 МГц, и УГ, работающий на частоте 275 МГц.

Впервые разработана методика проектирования полностью цифровых ПрЧ на ПЛИС по заданным характеристикам. Разработана программа расчета параметров ПрЧ. При этом время синтеза ПрЧ с необходимыми параметрами занимает всего несколько минут. Использование разработанной методики ограничено кратковременной стабильностью используемого кварцевого генератора и шириной полосы захвата ПрЧ (на низких частотах среза). Предложены направления дальнейшей модернизации методики.

Разработана схема для предварительного определения АЧХ цифрового ПрЧ на этапе моделирования логической схемы ПЛИС. Она позволяет с 95%-ной точностью оценить АЧХ цифрового ПрЧ любого типа до проведения дорогостоящих испытаний в сертифицирующей организации.

Описан процесс реализации и результаты тестирования семейства модулей СПД, построенных с использованием предложенных автором алгоритмов и методик.

Результаты диссертации были успешно опробованы и внедрены в процессе разработки следующих серийных СПДПС: «Орион», «Орион-2», «Megatrans-4». В настоящее время налажено серийное производство всех описанных в диссертации модулей. Использование предложенных методик позволило «НТЦ Натеке» одному из первых в мире создать работающий образец модуля СПДПС на xDSL микросхеме 2-го поколения Infineon SDFE со скоростью передачи данных до 11,6 Мбит/с.

Список литературы диссертационного исследования кандидат технических наук Карпенко, Леонид Владимирович, 2007 год

1. ITU-T Recommendation G.703. Physical/electrical characteristics of hierarchical digital interfaces. Geneva: ITU-T, 1991.-40 p.

2. ITU-T Recommendation V.28. Electrical characteristics for unbalanced double-current interchange circuits. Geneva: ITU-T, 1993. - 6 p.

3. ITU-T Recommendation V.36. Modems for synchronous data transmission using 60-108 kHz group band circuits. Geneva: ITU-T, 1988. - 10 p.

4. Олифер В. Г., Олифер Н.А. Компьютерные сети. Принципы, технологии, протоколы: Учебник для ВУЗов.1. Спб.: Питер, 2004. 672с.

5. Карпенко JI.B. Цифровой блок понижения частоты для систем связи с переменной скоростью передачи // 5-я научно-техническая конференция Электроника, Микро- и Наноэлектроника: Сб. науч. тр. М.: МИФИ, 2003.-С. 118-121.

6. Barrett С. Technical Brief SWRA029: Fractional/Integer-N PLL Basics. -S. I.: Texas Instruments, 1999. 7 p.

7. Радиотехнические цепи и сигналы: Учебное пособие для вузов / Д.В. Васильев, М.Р. Витоль, Ю.Н. Горшенков и др.; Под ред. К.А. Самойло. М.: Радио и связь, 1982. 528 с.

8. Головин О.В. Радиоприемные устройства. М.: Горячая линия Телеком, 2002. - 383 с.

9. Поляков А.К. Языки VHDL и VERILOG. М.: Солон-Пресс, 2003. 320 с.

10. Стешенко В.Б. ПЛИС фирмы ALTERA. М.: Додэка, 2002. - 576 с.

11. Айфичер Э.С., Джервис Б.У. Цифровая обработка сигналов. Практический подход. Второе изд. М.: Вильяме, 2004. - 992 с.

12. Дьяконов В., Абраменкова И. MATLAB обработка сигналов и изображений: Специальный справочник. Спб.: Питер, 2002. - 608 с.-13013. Сергиенко А.Б. Цифровая обработка сигналов: Учебник для вузов. 1. Спб.: Питер, 2002. 606 с.

13. Брени С. Синхронизация цифровых сетей связи. М.: Мир, 2003. - 417с.

14. Тактовая сетевая синхронизация/ Давыдкин П.Н.,Колтунов М.Н.,Рыжков А.В.; Под ред.М.Н. Колтунова. М.:Эко-Трендз, 2004.-205 с.

15. Парфенов Ю.А., Мирошников Д.Г. Цифровые сети доступа: медные кабели и оборудование. М.: Эко-Трендз, 2005 -285 с.

16. Карпенко JI.B. Реализация модулей передачи данных для систем управления протяженными объектами // Электросвязь. 2006. - № 9. С. 33-36.

17. Карпенко JI.B. Блоки ФАПЧ в проводных системах передачи данных // Научная сессия МИФИ-2003: Сб. науч. тр. Т1. Автоматика. Электроника. Микроэлектроника. Измерительные системы.

18. М: МИФИ, 2003. С. 215-216.

19. Карпенко J1.B. Реализация цифрового преобразователя частоты на ПЛИС // CHIP NEWS Инженерная микроэлектроника.2005.-№9(102).-С. 14-18.

20. Карпенко Л.В. Передача сигналов синхронизации оборудованием PDH // Вестник Связи. 2005. - №12. - С. 27-32.

21. Семенов А. Б. Волоконная оптика в локальных и корпоративных сетях связи. М.: Компьютер-пресс, 1998. - 302 с.

22. Карпенко Л.В. Измерение фазового дрожания сигналов синхронизации проводных систем передачи данных // Научная сессия МИФИ-2004: Сб. науч. тр. Т1. Автоматика. Электроника. Микроэлектроника. Измерительные системы. М: МИФИ, 2004. - С. 245-246.

23. Андреас Б. Родословная xDSL или попытка классификации технологий xDSL для «последней мили» // Технологии и средства связи.2000.-№ 1.-С. 15-20.

24. Прокис Дж. Цифровая связь. М.: Радио и связь, 2000. - 800 с.

25. Денисьева О.М., Мирошников Д.Г. Средства связи для последней мили. М.: Эко-Тренз, 1998.-360 с.

26. Мирошников Д.Г. Новый шаг в интеграции голоса и данных // Вестник связи. 2000. - №4. - С. 36-39.

27. Беллами Д. Цифровая телефония. М.: Эко-Трендз, 2004. - 640 с.

28. Золотов С. Протоколы Internet. СПб.: BHV, 1998. - 304 с.

29. Горнак А. Цифровые иерархии в сетях связи // PC Magazine / Russian Edition. 1998. -№10. -С. 18-25.

30. Слепов Н.Н. Синхронные цифровые сети SDH. 4-е изд., испр. М.: Эко-Трендз, 1999. 148 с.

31. ITU-T Recommendation G.811. Timing characteristics of primary reference clocks. Geneva: ITU-T, 1997. - 10 p.

32. ITU-T Recommendation G.810. Definitions and terminology for synchronization networks. Geneva: ITU-T, 1996. - 22 p.

33. ITU-T Recommendation G.813. Timing characteristics of SDH equipment slave clocks (SEC). Geneva: ITU-T, 1996. - 36 p.

34. ITU-T Recommendation G.812. Timing requirements at the outputs of slave clocks suitable for plesiochronous operation of international digital links. Geneva: ITU-T, 1996.-7 p.

35. Behaghel D., Pradat P. Developing the Local Loop // Telecommunications. 2000, May. P. 42-53.

36. ITU-T Recommendation G.991.2 Single-pair high-speed digital subscriber line (SHDSL) transceivers. Geneva: ITU-T, 2003. - 233 p.

37. Соколов H.A. Сети абонентского доступа. Принципы построения. Пермь.: Энтер-профи, 1999. 253 с.

38. Парфенов Ю.А. Кабели электросвязи. М.: Эко-Трендз, 2003. - 256 с.

39. ITU-T Recommendation V.54. Loop test devices for modems. Geneva: ITU-T, 1988.-18 p.

40. ITU-T Recommendation V.38. A 48/56/64 kbit/s data circuit-terminating equipment standardized for use on digital point-to-point leased circuits. -Geneva: ITU-T, 1996.-22 p.

41. Стандарты по локальным вычислительным сетям: Справочник / В. К. Щер-бо, В. М. Киреичев, С. И. Самойленко; Под ред. С. И. Самойленко. М.: Радио и связь, 1990. 304 с.

42. Кунегин С.В. Системы передачи информации. Курс лекций. М.: в/ч 33965,1997.-317 с.

43. Seal D. ARM Architecture Reference Manual (2nd Edition). New Jersey: Addison-Wesley Professional, 2000. 816 p.

44. Зотов В. Ю. Проектирование встраиваемых микропроцессорных систем на основе ПЛИС фирмы XILINX.

45. М.: Горячая Линия Телеком, 2006. - 520 с.

46. Шахгильдян В.В. Системы фазовой синхронизации с элементами дискретизации. М.: Радио и связь, 1989. - 319 с.

47. Stephen M.W., Terry Troudet. Digital Phase-Locked Loop with Jitter Bounded // IEEE Transactions on circuits and systems. 1989. Vol.36, no.7, July. - P. 980-987.

48. Корн Г., Корн Т. Справочник по математике для научных работников и инженеров М.: Наука, 1973. - 832 с.

49. ITU-T Recommendation G.823. The control of jitter and wander within digital networks which are based on the 2048 kbit/s hierarchy. Helsinki, 1993.- 18 p.-13351. Clock(CLK) Jitter and Phase Noise Conversion: AN 3359.

50. S. 1.: Maxim Integrated Products, 2004. 8 p.

51. Мирошник И. В. Теория автоматического управления. Линейные системы. Спб.: Питер, 2005. - 333 с.

52. Теория автоматического управления: Учебник для студ. вузов / С.Е. Душин, Н. С. Зотов, Д. X Имаев и др.; Под ред. В. Б. Яковлева. 2-е изд., перераб. -М.: Высш. шк., 2005. 567 с.

53. Best R. Е. Phase-locked loops, Design and Applications. NewYork: McGraw-Hill, 1984. 386 p.

54. Левин B.A., Малиновский B.H., Романов C.K. Синтезаторы частот с системой импульсно-фазовой автоподстройки.

55. М.: Радио и связь, 1989.-231 с.

56. Curtin М., O'Brien P. Phase Locked Loops for High-Frequency Receivers and Transmitters. Analog Dialogue.

57. S. 1.: Analog Devices, 1999. Vol. 33, No. 3, 5, 7. - 12 p.

58. Olsson T. Distributed Clocking and Clock Generation in Digital CMOS SoC ASICs PhD thesis. Lund: Department of Electroscience Lund University, 2004.- 167 p.

59. Using PLLs in Cyclone Devices: Cyclone Device Handbook, Volume 1. S. I.: Altera Corporation, 2005. 42 p.

60. Стариков О. Fractional-N и двойные Fractional-N/Integer-N синтезаторы частоты // CHIP NEWS. 2001. - № 10. - С. 28-36.

61. Fague D. A New Direct-Conversion Radio Chip Set Eliminates IF Stages. Analog Dialogue.

62. S. 1.: Analog Devices, 1999. Vol. 33, No. 10. - P. 58-70.

63. Digital Frequency Synthesizer with Random Jittering for Reducing Discrete Spectral Spurs. United States Patent 4410954 / Wheatley C.E. (USA). -33 p.

64. Аналоговые и цифровые синхронно-фазовые измерители и демодуляторы / А. Ф. Фомин, А. И. Хорошавин, О. И. Шелухин ; Под ред. А. Ф. Фомина. М.: Радио и связь, 1987. - 247 с.

65. Цифровые фильтры и устройства обработки сигналов на интегральных микросхемах / Ф.Б.Высоцкий, В.И.Алексеев, В.Н.Пачин; Под ред.Б.Ф. Высоцкого. М.: Радио и связь, 1984. - 216 с.

66. Оппенгейм А., Шафер Р. Цифровая обработка сигналов. М.: Техносфера, 2006. 855 с.

67. Системы автоматизированного проектирования фирмы Altera MAX+plus II и Quartus II. Краткое описание и самоучитель / А. А. Зобенко, А. С. Филиппов, Д. А. Комолов, Р. А. Мяльк. М.: РадиоСофт, 2002. 360 с.

68. Ален Э. Типичные ошибки проектирования. Библиотека программиста. Спб.: Питер, 2003.-400 с.

69. ITU-T Recommendation 0.171. Timing jitter and wander measuring equipment for digital systems which are based on the plesiochronous digital hierarchy (PDH). Geneva: ITU-T, 1997. - 12 p.

Обратите внимание, представленные выше научные тексты размещены для ознакомления и получены посредством распознавания оригинальных текстов диссертаций (OCR). В связи с чем, в них могут содержаться ошибки, связанные с несовершенством алгоритмов распознавания. В PDF файлах диссертаций и авторефератов, которые мы доставляем, подобных ошибок нет.